Unidad 4. Segmentación de la ruta de datos de un Procesador Risc.

En computación, la segmentación es un procesamiento de un conjunto de datos conectado en serie; Esto significa que la salida de un elemento es la salida de otro.

Los elementos de un arreglo pipeline son ejecutados en paralelo o en tiempos definidos.

Busqueda Decodificación Ejecución

Es así, como a la segmentación se le puede usar para:

- Segmentación de Instrucción. Muy usado en la arquitectura RISC,

usado en uno o varios micro procesadores para una superposición de

multiples instrucciones a ejecutar con la misma circuiteria.

La circulteria esta dividida en varias etapas y cada una de estas, procesa una parte de la instrucción en cierto tiempo, pasando el resultado de esta etapa a la siguiente etapa.

Ejemplos: Decodificación de una instrucción, operación aritmética-logica y bisqueda del registro

- Segmentación de graticos: Usado en procesadores graticos (GPUE), donde las operaciones tienen multiples unidades aritmeticas, o un microprocesador completo.
- Segmentación de Software: Consiste en la secuencia de procesos de computate como Comandos, programas, ejecutados, tareas, conexiónes y procedimientos. Estas procesos pueden ser ejecutados en paralelo con una salidade flujo de datas.
- Segmentación HTTP: Una tecnica de emisión de multiples peticiones HTTP con una misma conexión TETCP, sin esperar a una petición previa para generar una nueva petición.

4.1 Segmentación.

La segmentación es la base fundamental de la parelización y este Concepto es ampliamente usado en arquitecturas vectoriales y superescalares.

4.1.1 Etapas de segmentación.

Para entender las étapas de la segmentación, es necesario usar un ejemplo de segmentación basica con instrucciones, que permiten implementar el paralelismo o nivel de instrucción en un solo procesador.

a nivel de instrucción en un solo procesador. Ejemplo: Estas son las etapas de ejecución de una instrucción.

Lectura de instrucción: LI
Decodificación de instrucción: DI
Ejecución: Ex
Acceso a memoria: MEM
Escritura y regreso al
registro

Así es como se empieza a segmentar la instrucción.

| Ciclos<br>Most R | 1  | 2  | 3  | 4   | 5    | 6   | 7   |     |
|------------------|----|----|----|-----|------|-----|-----|-----|
| 1                | LI | DI | Ex | MEM | ,    |     |     |     |
| 2                |    | LI | DI | EX  |      |     | 5   |     |
| 3                |    |    | LI | DE  | Ex   |     | KIL | Es  |
| 4                |    |    |    | KI  | DE   | E   | ×   | Men |
| 5                |    |    |    | 1   | A LI | - ' | DI  | Ex  |

En la columna verde se puede observar esta etapa MEM de la primera instrucción, mientras que la instrucción 5 own no esta en la linea de ejecución.

4.1.2 Registros inter etapa.
Los registros inter etapa son muy usados en arquitecturas avanzadas, como la vectorial y la super escalar. En estas arquitecturas se potencializan el paralelismo de la ejecución de las instrucciones.

Debido a este vivel de paralelismo requiere algun metodo antitranslape, es asi que se tiene un prosesamiento super-escalar.

Las instrucciones tienden a ser grandes y el procesamiento de las instrucciones pueden ejecutorse en un mismo ciclo de veloj Ejemplo:



Si diguna de las etapas toma (o puede tomar) mucho mas tiempo de procesamiento que otras, esta no puede ser aceleradax pero las otras si pueden ser ralentizadas. Este concepto de paralelización requiere de registros que actuen como buffers, para poder ejejoutar las instrucciones de forma paralela.

Idealmente, la ejecución de las instrucciones de forma paralela, son ejecutadas al mismo tiempo, por lo que el procesamiento de los elementos esta sincronizada.

Pero la ejecución de las instrucciones es inegular, por lo que los registros inter etapa ayudan a regularizar el tiempo de ejecución.

4.2 Riesgos (Hazards) El modelo de ejecución secuencial "asume"que cada instrucción se completa antes de que comienze la siguiente:

Lamentablemente, esto no es posible en un procesador segmentado. Esta situación representa un peligio, porque 2 instrucciones actuan Sobre los registros del procesador.

## Solveioni

4.21 Riesgo estructural.
Este es el primer riesgo que se tiene que evitar, normalmente esta relacionado con el hardware, porque este ultimo no puede soportar una combinación de instrucciones que se tienen que ejecutor en el mismo pulso de reloj.

El riesgo estructurat seria como un cuarto de lavado y Se quiere usar la lavadora y secadora al mismo tiempo,

Las instrucciones risk y Mips. fueron diseñadas para la segmentación, marcando facilmente los potenciales riesgos estructurales.

Para entender esto, se isara nuevamente la tabla de ejecucion de instrucciones.

| Ciclos. | 1  | 7  | 2  | 7.  | -   |                  | _   |                                                                                          |
|---------|----|----|----|-----|-----|------------------|-----|------------------------------------------------------------------------------------------|
| Inst    | -1 | 1  | 3  | 4   | 5   | 6                | +   |                                                                                          |
| 1       | Li | DI | EX | MEM | WL  |                  |     | esta en la etapa de                                                                      |
| 2       |    | LI | DI | Ex  | MEM | WR               |     | acceso a memoria.                                                                        |
| 3       |    |    | LI | Di  | Ex  | MEM              | WR  |                                                                                          |
| 4       |    |    |    | LI  | DI  | Ex               | Mem | 1 Esta instrucción                                                                       |
| 5       |    |    |    |     | LI  | $\mathbb{D}_{l}$ | EX  | Esta instrucción<br>Esta en la etapa de<br>lectura, por lo que<br>No es posible realizar |
|         |    |    |    |     |     |                  |     | la dectura                                                                               |

4.2.2 Riesgo de Datos.

Este tipo de riesgos ocurre cuando la segmentación esta deloquada Porque un paso debe esperar a otro para completarse la instrucción.

Esto puede entenderse mejor con la siguiente analogia, Supongase que una persona debe ir a una conferencia, y antes de salir descubre que solo tiene un tapato...

Para solucionar el problema, se tiene que buscar el zapato en toda. La casa, y por lo consigniente se detiene la conferencia.

En la segmentación de procesos computacionales, los riesgos de datos crecen-Cuando la dependencia de una instrucción esta vinculada a la instrucción previa y que posible mente aun no termina la ejecución de esta.

Ezemplo. Se tiene las siguieites instrucciones :..

ADD OxOFA, AH ---> Resta a AH el valor OxOIn y el resultado se guarda en SUB AH, 0x01 ---> Resta a AH el valor OxOIn y el resultado se guarda en AH

Sin una prevención de viesgos de datos, el segmento puede quedarse detenido con consecuencias a todo el sistema.

Graticando el proceso de ejecucion de instrucciones, esta quedaria así

ADD OXOF, AH LI DI EX MEM WR
SUB AH, OXON LI DE MEM WR

Fin el siclo numero

Pera solucionarlo, se tiene que recurrir a diversos metodos.

En el ciclo numero 3 es donde ocurre el Riesgo. 4.2.3 Metodo de bypassing. Este metodo esta enfocado a los viesgos de datos, para entenderlo mejor es necesario aplicarlo al problema mostrado en la sección de riesgos de datos. SUB AH, DADY La solución por el metodo del Bypass es vincular la necesidad o requerimiento del dato, con la generación del dato, a estos puntos se les conoce como punto de producción (donde se crea el dato) y el punto de consumo (donde se requiere el pendode generado). En el ejemplo anterior las instrucciones que requierar el metodo, pero tambien Se puede a plicar con cualquiera de los pasos mercionados, para la ejecucion de Instruccion instruccion. De En este ejemplo se tiene el Punto de producción despues del MOV AX OXOL LI DI EX MEMOWR Punto de consumo. LI DI EX MEM de Como el punto de producción esta Mov Bx, Ax antes de la escritura de registro, Punto de el punto de consumo no puede usarlo. CONSUMO Aqui no se puede hacer un bypass como en el caso anterior, Porque No se puede regresar

los ciclos.

La solucion es detener el bloque o proceso anterior para dar tiempo a la escritura del registro a realizarse, y asi se prede hacer el bypass.

4.2.4 Metodo de Forwarding. Algunos autores manejan el metodo como forwarding como el de bypassing. En cierta medida se parecen, pero van a tener una variación de pendiendo el Caso. Para los casos anteriormente mostrados en el metodo de bypassing. Ambos metodos son iguales y se puede considerar el mismo. En donde se puede considerar diferente en el étercer caso Cuando ocurre la detención de la segmentación, y es porque los metodos no son 100% confiable, Supongase que la primera instruccion un valor en lugar de hacer una Suma, Aqui se punto de Crea el producción 1 2 3 4 5 6 LI DI EX MEM & WR Pero la otra instrucción es una resta Mor Ax, Ix DI PEX grem WR SUB Ax, 0x01 Aqui esta perose, requiere el punto de

En este caso, toda la segmentación se considera detenida.

Para solucionarlo, se requiere si o si, detener la instrucción mas adelantada para realizear un redirectionamiento del Punto de porsobrocionala punto de pronsumo.

> Estos son los metodos mas usados, para los casos mas comunes. Pero existen otros casos donde los rieggos son diferentes.

La mencion del forwarding viene de la idea que el resultado debe ser ve-dirigido desde una instrucción temprana a una instrucción tardia. El bypassing viene de pasar el resultado por el archivo de registros a la unidad deseada.

4.3 Kiesgo de control. En las anteriores explicaciones de viesgos, se observo que una instruccion podía detener el comecto, procesamiento de las otras, es aqui cuando uno se pregunta si la ejecución de una instrucción puede afectar otras en ejecución.

Este tipo de riesgo se le conoce como riesgo de control.

Para entender este riesgo se debe usar la signiente analogia:

Supongase que en una planta de ensamblado, los productos de salida deben tener la suficiente calidad para que el producto pueda pasar las normos de calidad, se tiene que examinar el tipo de tornillos, el torque con el que fueron apretados, el exterior que tenga la durerea y calidad. Pero una segunda etapa debe probar el funcionamiento del producto, si se requiere realizar algun ajuste en la linea de ensamblado o no. dave se tiene que hacer!

Hay 3 posibles - soluciones ..

4-3-1 Predicciones de Salto

Para entender la predicción de salto, se tiene que regresar al ejemplo anterior. La Planta opera secuencialmente hasta que el primer lote esta ensamblado, y se repite hasta que la calidad del producto sea la deseada.

Esto tunciona, pero es bastante lento.

En un sistema de computo, el equivalente de esta tarea es una instrucción de Salto. Esto ultimo ocurre cuando la busqueda y lectura de la instrucción, es suceolida Por un salto muy serca del signiente cido de reloj.

Sin embargo, en la segmentación No es posible saber cual es la siguiente instrucción, ya que solo se recibe la instrucción de salto desde la memoria.

Asumiendo que se agregue suficiente hardware y asi se puedan Levisar los registros para calcular la dirección de salta solo se hace mos grande la circuiteria pero no se soluciona el Proplema. l'ara entender los riesgos de control, se presenta el siguiente ejemplo.

Supongase que se tiene 100 instrucciones a ejecutar, em condiciones ideales esas 100 instrucciones se tienen que ejecutar en 100 ciclos...

Sin embargo, de esas 100 instrucciones, 20 son saltos ademas de la posibilidad que en esos saltos hay condicionales if-then-else.

De esos casos it-therelse, 12 corresponden al then y 8 al else.

de la forma que esta escrito el programa, el if-then viene justo despues del salto, y si el salto indica otra instrucción (registrado en el contador de Programa. Se puede argumentar que en la ramificación de saltos hay una Parte que no lleva a ninguna instrucción, y otra que silleva a otra instrucción. Ramificacion-



Si una instruccion de salto tienen varias instrucciones despues.

Bra else Instruccion 1 Inst instruccion 2 Instruccion n

PLEE Inst Tinstruccion 2 instruccion n

Hay muchas estrategias y techicas para lidear con estas ramificaciones:

- · Prediccion de salto · Prediccion estatica · Prediccion dinamica. restos son las mas usadas.

Por la tanta el programa puede terminar en 120 ciclos.

4.3.1 Predicciones de satorestatica. (Salto.) Considerando que no se puede resolver la ramificación en un segundo plano, como es comunmente usado en casos de segmentación largas. Entonces, al hacer una detención en las ramificación incrementa el costo Computacional a niveles que hacen inutil el sistema de computo. Solucion: Predecir. Si se esta seguro de la ejecución en el sistema de producción en la planta de ensamblado (ejemplo mencionado anteriormente), entonses, solo queda predecir que el primer lote esta bien y emperar con la producción del siguiente lote, mientras el primer lote esta siendo inspeccionado. Esta opción no detiene la segmentación (linea de producción) mientras este correcta, y cuando existan errores el primer lote entra a la linea de producción nuevamente mientras se adivina (predice) la degisión del la Segundo lote. Las computadoras pueden usar la predicción, para manejar la ramificación producida por los saltos. Una simple aproximación es usada para predecir que ramamiticación No SERA USADA. Si la predicción es correcta, la segmentación funciona a toda velocidado. y unicamente cuando los saltos son efectuados, la segmentación se detiene. Ejemplos Si la predicción es correcta. ADD AX, BX II DI EX MEM WR

- Por la instrucción, esta misma

DI BOO MEM WR - La instrucción hace un salto

ejecutarse.

Se omite debido a las valores usados.

Si la prédicción no es correcta

Solo toma un ciclo mas para

BRA 0200, AND LI DI EX MEM WR

MON BL, OSH LI DI EX MEM WR

(Butlots Butlots Butlot Butlot Butlots

> Nueva instrucción.

BRA 0200, Ax, O

4.3.2 Prediccion Estatua. de Salto (desicion retardada) Es la predicción mas simple y tambien considerada la mas riesgosa; tambien conocida como una decision retardada. = (Unitor mes) Ahora vsando la analogia de una lavanderia, se toma un pedido de un equipo de futbol para lavar y secar. Omitiendo la revisión de los uniflormes despues del lavado, y listos para secar... Hay una peticion de lavado para ropa que no son los uniformes, si no hay una carga considerable de ropa para lavar, esta opción de no revisar los uniformes, y lavar la ropa que no son los uniformes esta bien. Volviendo a un ejemplo de computación... Supongase que se tienen una instrucción de salto, en el set de instrucciones de la arquitectura; Si la condición no se cumple, salta a las instrucciones donde esta el selse BRA Condicion then Estas instrucciones se complen si la condicion se comple Tinstrucciones Else - Instrucciones - Estas instrucciones se cumplen si la condicion no se cumple. En el metodo anterior solo despues del tercer ciclo, cuando la instrucción de salto ha sido ejecutoda, es cuando comienza a ejecutarse la siguiente instrucción truccion. En este metodo depende del compilador introducir un retardo. Ejemplo: Desde la condicional. Antes del salto ADD AL, ODH La instruction salta aqui if BL=OON then -> SUB Cx, Ax ADD AL, ooh IF AL = Ooh then Tha instruction Salta Esp. de Retadol Aqui no depende de la condición previa Espacio de R. Como la condición de Salto de pende de una aqui instrucción previa... aqui Dirante el salto ADD AL, OOh Purante el Salto if BL = Doh then if AL= ooh then. Esperando que Cx SUB CX, Ax ADD ALIODH En este espacio se ejecuta la instrucción anterior a la condición de salto. No sea un valor Ahora se ejecuta Que se use despues de la instrucción objetivo. la condición de salto

4.3.3 Predicción Dinamica.

Una forma bimple de predicción de salto, es asumir que una elección no es tomada. Para este caso los elecciones que nos son tomadas tomadas, estas son descartados de la segmentación (mas si la predicción fere incorrecta).

Una aproximación etentadora, es mirar la dirección de la instrucción para ver si ese satto fue tomado la ultimax vez que la instrucción de salto fue tomada, de se afirmativa esta suposición, la lectura inicia con las nuevas instrucciones (las que no fueron usadas en el ciclo anterior), desde el mismo lugar que el salto fue usado la ultima vez

A esta tecnica se le llama prediccion dinamica.

Ejemplo.

Imagine un salto en un ciclo cerrado (loop), que se ejecuta queces
en una sentencia de instrucción, despues no se vuelve a tomar nuevamente.

d'ave exactitud tendra la predicción de este salto, asumiendo que el bit de predicción se mantiene en el buffer de predicción?



Usando 2 bits en vez de 1, el salto que favorese definivamente a una elección (tomada o no tomada) despues de muchos saltos, se equivocara solo una vez.

Pero los 2 bits son usados para codificar un sistema de 4 estados.

El esquema de 2 bits es un ejemplo general de un contador basado en un predictor, el cual se incrementa cuando la predicción es acertada y se decrementa cuando esta no lo es. Ademas, se usa un punto muerto de este rango como una división de lo toma do y no-tomado.